4场进球彩赛程什么意思 足球4场进球 4场进球彩过滤软件 4场进球彩怎么叫中奖 河北体彩4场进球samplingid126 湖南体彩足彩4场进球samplingid123 河北体彩4场进球samplingid103 4场进球360 4场进球的玩法 4场进球彩18078期开奖 4场进球彩开奖历史 4场进球彩预测方法 2017年12月4场进球 4场进球奖金 4场进球最新开奖

標簽 > 時鐘緩沖器

時鐘緩沖器

+關注0人關注

文章:11 瀏覽:17065 帖子:1

時鐘緩沖器技術

CDCV304-EP 通用和 PCI-X 1:4 時鐘緩沖器

CDCV304-EP 通用和 PCI-X 1:4 時鐘緩沖器

CDCV304是一款高性能,低偏斜,通用PCI-X兼容型時鐘緩沖器。它分配一個輸入時鐘信號(CLKIN)至輸出時鐘(1Y [0:3])。它專為與PCI-X應用一起使用而設計.CDCV304運行在3.3 V和2.5 V電源電壓上,因此此器件與3.3-V PCI-X規范兼容。 CDCV304額定運行溫度介于-40°C至105°C之間。 特性 通用且PCI-X 1:4時鐘緩沖器 運行頻率 0 MHz至200 MHz通用 低輸出偏斜:&lt; 100 ps 分配一個時鐘輸入至一組四個輸出 當輸出使能引腳(OE)為低電平時,驅動輸出的輸出使能控制為低電平 由3.3-V或者2.5-V單電源供電運行 < li>符合PCI-X標準 8-引腳薄型小尺寸(TSSOP)封裝 參數 與其它產品相比?時鐘緩沖器 ? Additive RMS Jitter (Typ) (fs) Output Frequency (Max) (MHz) Input Level Number of Outputs Output Level VCC (V) VCC Out (V) Input Frequency (Max) (MHz) Operating Temperature Range (C) Package Group Package Size: mm2:W x L (PKG) Rating ? var link = "zh_CN_folder_p_quick_...

2018-09-04 標簽:時鐘緩沖器時鐘analog 42 0

CDC2351-EP 具有三態輸出的增強型產品 1 線路至 10 線路時鐘驅動器

CDC2351-EP 具有三態輸出的增強型產品 1 線路至 10 線路時鐘驅動器

CDC2351是一款高性能時鐘驅動器電路,可將一個輸入(A)分配到10個輸出(Y),時鐘分配的偏差最小。輸出使能(OE)\輸入禁止輸出進入高阻態。每個輸出都有一個內部串聯阻尼電阻,以改善負載的信號完整性。 CDC2351工作在標稱3.3 V V CC 。 傳輸延遲在出廠時使用P0和P1引腳進行調整。工廠調整可確保零件到零件的偏斜最小化并保持在指定的窗口內。引腳P0和P1不適合客戶使用,應連接到GND。 CDC2351M的特點是可在55°C至125°C的整個軍用溫度范圍內工作。 特性 受控基線 一個裝配/測試現場,一個制造現場 55°C至125°C的擴展溫度性能 增強的減少制造源(DMS)支持 增強產品更改通知 資格譜系 用于時鐘分配和時鐘的低輸出偏移,低脈沖偏移 - 生成應用 在3.3VV CC LVTTL兼容輸入和輸出下工作 支持混合模式信號操作(具有3.3VV CC的5V輸入和輸出電壓) 將一個時鐘輸入分配給10個輸出 輸出具有內部串聯阻尼電阻以減少傳輸線路效果 分布式V CC 和接地引腳降低開關噪聲 最先進的EPIC-IIB ?? BiCMOS設計顯著降低功耗 收縮小外形(DB)封裝 符合JEDEC和行業標準的元件認證,確保在...

2018-09-04 標簽:時鐘緩沖器時鐘analog 49 0

CDCVF2310-EP CDCVF2310-EP 2.5V 至 3.3V 高性能時鐘緩沖器

CDCVF2310-EP CDCVF2310-EP 2.5V 至 3.3V 高性能時鐘緩沖器

CDCVF2310是一款運行頻率高達200MHz的高性能,低偏斜時鐘緩沖器。五個輸出的兩個組中的每一個組提供CLK的低偏斜副本。加電后,無論控制引腳的狀態如何,輸出的缺省狀態為低電平。對于正常運行,當控制引腳(分別為1G或2G)被保持在低電平并且在CLK輸入上檢測到一個負時鐘邊沿時,組1Y [0:4]或2Y [0:4]的輸出可被置于低電平狀態。當控制引腳(1G和2G)被保持在高電平并且在CLK輸入上檢測到一個負時鐘邊沿時,組1Y [0:4]或2Y [0:4]的輸出可被切換至緩沖器模式。此器件運行在一個 2.5V和3.3V環境中。內置的輸出使能毛刺脈沖抑制可確保一個已同步的輸出使能序列以分配完全周期時鐘信號。 CDCVF2310運行溫度范圍為-55°C至125° C。 特性 高性能1:10時鐘驅動器 在V DD 為3.3V時,運行頻率高達200MHz 在V DD 為3.3V時,引腳到引腳偏斜小于100ps V DD 范圍:2.3V至3.6V 輸出使能毛刺脈沖抑制 將一個時鐘輸入分頻至五個輸出的兩個組 25Ω片載串聯阻尼電阻器 采用24引腳薄型小尺寸封裝(TSSOP) 參數 與其它產品相比?時鐘緩沖器 ? Additive RMS Jitter (Typ) (fs) Output Fr...

2018-09-04 標簽:時鐘緩沖器時鐘analog 20 0

CDCLVP111-EP 具有可選輸入的 1:10 LVPECL 緩沖器

CDCLVP111-EP 具有可選輸入的 1:10 LVPECL 緩沖器

CDCLVP111時鐘驅動器使用最小的時分偏斜將LVPECL輸入的一個差分時鐘對(CLK0,CLK1)分頻為差分LVPECL時鐘(Q0,Q9) CDCLVP111專用設計用于驅動器50Ω傳輸線路。當一個輸出引腳不被使用時,建議將其保持在開狀態以減少功耗。如果只使用差分對中的輸出引腳中的一個,那么其它輸出引腳必須被同樣地端接至50Ω。 如果要求單端輸入運行,V BB 基準電壓輸出被使用。在這種情況下,V BB 引腳應該被連接至 CLK0 并由一個10nF電容器旁通至接地(GND)。 然而,要實現高達3.5GHz的高速性能,強烈建議使用差分模式。 CDCLVP111額定工作溫度范圍是 - 55°C至125°C。 特性 將一個差分時鐘輸入對LVPECL分配至10個差分LVPECL 與低壓發射器耦合邏輯(LVECL)和LVPECL完全兼容 支持2.375V至3.8V的寬電源電壓范圍 通過CLK_SEL可選擇時鐘輸入 針對時分應用的低輸出偏斜(典型值15ps) 額外抖動少于1ps 傳播延遲少于355ps 開輸入缺省狀態 低壓差分信令(LVDS),電流模式邏輯(CML),短截線串聯端接邏輯(SSTL)輸入兼容 針對單端計時的V BB < /sub>基準電壓輸...

2018-09-04 標簽:時鐘緩沖器時鐘analog 39 0

CDCLVP111-SP CDCLVP111-SP 具有可選輸入時鐘驅動器的低電壓 1:10 LVPECL

CDCLVP111-SP CDCLVP111-SP 具有可選輸入時鐘驅動器的低電壓 1:10 LVPECL

CDCLVP111-SP時鐘驅動器能夠以最低時鐘分配偏移將LVPECL輸入的一對差分時鐘(CLK0和CLK1)分配至十對差分LVPECL時鐘(Q0和Q9)輸出.CDCLVP111-SP可接受兩個時鐘源傳入一個輸入多路復用器.CDCLVP111-SP專為驅動50Ω傳輸線路而設計。當一個輸出引腳不被使用時,建議將其保持在開態態以減少功耗。如果只使用差分對中的輸出引腳中的一個,那么其它輸出引腳必須被同樣地端接至50Ω。 如果要求單端輸入運行,V BB 基準電壓輸出被使用。在這種情況下,V BB 引腳應該被連接至 CLK0 并且一個10nF電容器旁通至接地(GND)。 如需實現高速性能,強烈建議采用差分模式。 CDCLVP111-SP的額定工作溫度范圍為-55°C至125°C。 特性 將一個差分時鐘輸入對LVPECL分配至10個差分LVPECL 與低壓發射器耦合邏輯(LVECL)和LVPECL完全兼容 支持2.375V至3.8V的寬電源電壓范圍 通過CLK_SEL可選擇時鐘輸入 低輸出偏移(典型值為15ps),適用于時鐘分配應用 額外抖動少于1ps 傳播延遲少于355ps 開輸入缺省狀態 兼容低壓差分信令(LVDS),電流模式邏輯(CML)和短截線...

2018-09-04 標簽:時鐘緩沖器時鐘analog 59 0

查看更多>>

時鐘緩沖器資訊

Microchip推出全新時鐘緩沖器 遠超PCIe?第五代(Gen 5)防抖標準

Microchip推出全新時鐘緩沖器 遠超PCIe?第五代(Gen 5)防抖標準

隨著數據中心向更高的帶寬和更高速的基礎架構遷移,對更高性能時序器件的需求變的至關重要。Microchip Technology Inc.(美國微芯科技公...

2019-07-02 標簽:芯片時鐘緩沖器microchip 923 0

Microchip面向下一代數據中心應用推出四款全新20路微分時鐘緩沖器

Microchip面向下一代數據中心應用推出四款全新20路微分時鐘緩沖器

20路輸出PCIe時鐘緩沖器是下一代服務器、數據中心、存儲設備及其他PCIe應用的理想選擇。

2019-07-01 標簽:時鐘緩沖器microchipPCIe 164 0

ADI發布新款時鐘緩沖器和分頻器IC AD9508

ADI發布新款時鐘緩沖器和分頻器IC AD9508

ADI最近發布了一款時鐘緩沖器和分頻器IC(集成電路)AD9508,該電路結合了高速、極低抖動(12 kHz至20 MHz頻段為41 fs)及可選分頻功能。

2013-02-21 標簽:ADI時鐘緩沖器分頻器 2108 0

芯科實驗室推出業界首款通用時鐘緩沖器Si533xx

芯科實驗室推出業界首款通用時鐘緩沖器Si533xx

Silicon Laboratories (芯科實驗室有限公司, NASDAQ: SLAB)今日宣布推出業界首款通用時鐘緩沖器(clock buffer...

2012-11-06 標簽:時鐘緩沖器芯科實驗室模擬芯片 1152 0

Silicon Labs擴展其PCIe時鐘發生器和時鐘緩沖器產品組合

Silicon Laboratories (芯科實驗室有限公司)日前宣布擴展其PCI Express(PCIe)時鐘發生器和時鐘緩沖器產品組合。

2012-02-02 標簽:時鐘緩沖器時鐘發生器PCIe 618 0

TI新推高集成正弦波時鐘緩沖器可顯著降低成本,節省板級空間

TI新推高集成正弦波時鐘緩沖器可顯著降低成本,節省板級空間

TI新推高集成正弦波時鐘緩沖器可顯著降低成本,節省板級空間 日前,德州儀器 (TI) 宣布推出業界最小型 4 通道、低功耗、低抖動正弦至正弦波時鐘緩沖...

2009-12-01 標簽:正弦波時鐘緩沖器 492 0

查看更多>>

時鐘緩沖器資料下載

查看更多>>

時鐘緩沖器帖子

查看更多>>

時鐘緩沖器DIY創意

查看更多>>

相關標簽

換一批
  • 工業4.0
    工業4.0
    +關注
    工業4.0是由德國政府《德國2020高技術戰略》中所提出的十大未來項目之一。該項目由德國聯邦教育局及研究部和聯邦經濟技術部聯合資助,投資預計達2億歐元。旨在提升制造業的智能化水平,建立具有適應性、資源效率及基因工程學的智慧工廠,在商業流程及價值流程中整合客戶及商業伙伴。
  • 深度學習
    深度學習
    +關注
  • BeagleBone
    BeagleBone
    +關注
  • 無人機技術
    無人機技術
    +關注
    以無人駕駛來說,城市中將建造一個巨大的交通共享網,只要拿出手機就能隨時呼叫無人駕駛汽車服務;交警能精準判斷每一輛汽車去向,更有效地管理交通……
  • 英偉達
    英偉達
    +關注
    Nvidia 是全球圖形技術和數字媒體處理器行業領導廠商,NVIDIA的總部設在美國加利福尼亞州的圣克拉拉市,在20多個國家和地區擁有約5700名員工。公司在可編程圖形處理器方面擁有先進的專業技術,在并行處理方面實現了諸多突破。公司創立于1993年1月,總部位于美國加利福尼亞州圣克拉拉市。
  • LD3320
    LD3320
    +關注
  • OpenWrt
    OpenWrt
    +關注
  • ARM架構
    ARM架構
    +關注
    ARM架構過去稱作進階精簡指令集機器(Advanced RISC Machine,更早稱作:Acorn RISC Machine),是一個32位精簡指令集(RISC)處理器架構,其廣泛地使用在許多嵌入式系統設計。
  • mbed
    mbed
    +關注
  • OpenCL
    OpenCL
    +關注
    OpenCL是一個為異構平臺編寫程序的框架,此異構平臺可由CPU,GPU或其他類型的處理器組成。OpenCL由一門用于編寫kernels (在OpenCL設備上運行的函數)的語言(基于C99)和一組用于定義并控制平臺的API組成。
  • Windows CE
    Windows CE
    +關注
     Windows Embedded Compact(即 Windows CE)是微軟公司嵌入式、移動計算平臺的基礎,它是一個開放的、可升級的32位嵌入式操作系統,是基于掌上型電腦類的電子設備操作系統。
  • tizen
    tizen
    +關注
  • uCOS II
    uCOS II
    +關注
  • DragonBoard 410c
    DragonBoard 410c
    +關注
  • NFS
    NFS
    +關注
  • JDI
    JDI
    +關注
  • 麒麟960
    麒麟960
    +關注
    麒麟960(kirin 960)是海思半導體有限公司推出的新一代移動設備芯片,麒麟960首次配備ARM Cortex-A73 CPU核心,小核心為A53,組成四大四小的big.LITTLE組合,GPU為Mali G71 MP8。
  • X86架構
    X86架構
    +關注
  • A6處理器
    A6處理器
    +關注
  • 嵌入式操作系統
    嵌入式操作系統
    +關注
    嵌入式操作系統(Embedded Operating System,簡稱:EOS)是指用于嵌入式系統的操作系統。嵌入式操作系統是一種用途廣泛的系統軟件,通常包括與硬件相關的底層驅動軟件、系統內核、設備驅動接口、通信協議、圖形界面、標準化瀏覽器等。
  • 數字電子鐘
    數字電子鐘
    +關注
  • YunOS
    YunOS
    +關注
  • IFS
    IFS
    +關注
  • SLH89F5162
    SLH89F5162
    +關注
  • Cavium
    Cavium
    +關注
  • OpenStack
    OpenStack
    +關注
  • OMAPL138
    OMAPL138
    +關注
  • CES 2013
    CES 2013
    +關注
  • Wi-Fi
    Wi-Fi
    +關注
  • Nios Ⅱ
    Nios Ⅱ
    +關注
      2004年,Altera 正式推出了Nios II系列32位RISC嵌入式處理器。Nios II系列軟核處理器是 Altera的第二代FPGA嵌入式處理器,其性能超過200DMIPS,在Altera FPGA中實現僅需35美分。Altera的Stratix 、Stratix GX、 Stratix II和 Cyclone系列FPGA全面支持Nios II處理器,以后推出的FPGA器件也將支持Nios II。

關注此標簽的用戶(0人)

編輯推薦廠商產品技術軟件/工具OS/語言

14086期4场进球开奖
4场进球彩赛程什么意思 足球4场进球 4场进球彩过滤软件 4场进球彩怎么叫中奖 河北体彩4场进球samplingid126 湖南体彩足彩4场进球samplingid123 河北体彩4场进球samplingid103 4场进球360 4场进球的玩法 4场进球彩18078期开奖 4场进球彩开奖历史 4场进球彩预测方法 2017年12月4场进球 4场进球奖金 4场进球最新开奖
三分赛车走势图网址 北京快车pk10官方网站 江苏快三直播开奖视频 快乐时时结果走势图 31选7套餐投注奖金 重庆时时彩开奖结果查 快乐赛结果直播 光大彩彩票下载安装 排列三走势分析d 甘肃十一选五智能推荐号 沈阳麻将下载手机版 排列五人工计划 天津时时开奖记录记录 云南时时下载手机版下载 深圳福彩快乐21选1 重庆秒速时时